9月3日消息,amd下一代zen 6架构的锐龙处理器将分别采用台积电2nm和3nm工艺来制造ccd与iod芯片。
据爆料人Kepler_L2最新消息,AMD下一代锐龙CPU的计算芯片(CCD)将采用台积电N2P“2nm”工艺技术,而输入输出芯片(IOD)则会使用台积电N3P“3nm”工艺技术。
作为对比,当前Zen 5架构的锐龙处理器中,CCD采用的是4nm工艺,IOD则基于6nm工艺打造。
在Zen 6架构中,IOD芯片将整合内存控制器、USB、PCIe等I/...
11月14日消息,在金融分析师日中,amd展示了其cpu和gpu更新的路线图,此外还分享了关于其基于下一代zen 6的epyc venice cpu的新消息。
根据AMD公布的最新幻灯片,下一代EPYC Venice CPU将在性能和能效方面提供超过70%的提升,虽然这些数字主要代表服务器领域,但足以展示Zen 6架构的强大潜力。
此外,AMD还表示,EPYC Venice CPU将提供超过30%的线程密度提升,也就是说Zen 6架构的EPYC Venice CP...
12月5日最新消息,amd在当前基于zen 5架构的锐龙 ai 5 330至锐龙 ai 9 hx 375等“point”系列移动处理器中,已将默认热设计功耗(tdp)统一设定为28w。
然而,一份最新曝光的NBD出货清单显示,即将发布的Zen 6架构Medusa Point移动端处理器将首次提供双TDP版本,分别为28W与45W两种规格,此举有望为不同定位的轻薄本及高性能创作本市场带来更灵活的产品布局。
由Olrak29_分享的截图证实,AMD Medusa系列处...
12月25日最新消息,在arrow lake桌面处理器游戏性能未达预期之后,intel正加速推进下一代nova lake架构,意图凭借更强的综合表现重拾市场主动权。
而AMD自然不会被动应对。据知名爆料人HXL最新透露,其即将发布的Zen 6架构处理器将通过激进提升3D V-Cache容量,发起针对性反制。
早前传闻指出Zen 6的单颗3D缓存芯片容量将从当前Zen 4 X3D系列的64MB增至96MB;但HXL明确表示,实际设计或将跃升至单颗144MB。
换言之,...